쿠키, 케이크, 디저트
파인애플 케이크 & 모찌
케이크, 빵, 파이
비스킷, 쿠키, 페이스트리
칩스, 과자류
칩스, 쌀과자, 기타 스낵
웨이퍼, 꽈배기, 누룽지
캔디, 젤리, 초콜릿
캔디, 구미 캔디, 초콜릿
젤리 & 허브 젤리
곤약 젤리
국수, 면류, 탕류
즉석 라면 & 라면 & 컵라면 & 떡볶이
자체발열 핫팟
탕류
죽, 시리얼, 즉석밥
혼합 죽 및 인스턴트 디저트
즉석밥과 죽, 즉석국
계란, 통조림
삶은 계란 & 즉석요리 & 캔
시즈닝 & 핫팟 베이스
핫팟 스프 베이스
디핑 소스 & 참깨류
매콤한 소스류
스프 & 마리네이드
간장 & 굴 소스
식초
칠리소스 & 된장
쿠킹와인 & 시즈닝
소금 & 설탕
조미료 & 바베큐소스
샐러드 드레싱, 케첩, 카레
쌀, 잡곡, 오일, 라면, 건제품들
국수 & 당면
쌀 & 찹쌀
곡물 & 콩
밀가루 & 분말 믹스
식용유 & 올리브 오일
건조 야채
고구마 국수 & 두부
대추 & 버섯 & 고지베리
말린 목이버섯
건조 해산물 & 숙성 베이컨
스킨 케어
메이크업 리무버
클렌저&각질 제거제
화장솜 & 클렌징 타올
스킨 & 토너
세럼&앰플&스킨케어세트
로션 & 크림
아이 & 립 케어
☀️선크림
잡티 & 여드름 케어
스킨케어 도구 & 기기
남성용 제품
메이크업 & 향수
프라이머
파운데이션, 컨실러, 파우더
블러셔
하이라이터, 브론저
아이브로우
아이라이너
마스카라 & 아이래쉬 세럼
아이섀도우, 팔레트, 메이크업 세트
립스틱, 립글로스, 틴트
네일
메이크업 툴
향수
마스크
마스크팩
젤 마스크
슬리핑 마스크
스파 패드 마스크
아이 마스크
헤어 케어
샴푸 & 컨디셔너 & 헤어 세트
헤어 마스크 & 트리트먼트
스타일링 & 헤어 도구
바디 케어
바디 제품
목, 손, 발 관리
바디 로션 & 제모
주방가전
전기밥솥
두유 제조기 & 블렌더
주전자
생수기 & 주전자
커피 머신
전기 찜기 & 찌개 냄비
BBQ 그릴 & 전골 냄비
에어프라이어 & 오븐
주방용품
레인지후드 & 식기세척기
주방용품
조리도구
제빵도구 & BBQ
식기류
수저류
컵&텀블러
나이프 & 도마
주방 도구
주방 수납 & 정리
주방 청소
라이프 스타일
수집용 장난감, 피규어, 봉제 인형
문구 & 공예
애완동물 용품
야외, 피트니스
최근 본 상품
{{email ? __('Got it!') : __('Restock Alert')}}
상품입고 후 바로 알려드리겠습니다.
상품입고 후 알림 발송 주소: {{remindEmail}}

Jingdong book
基于VHDL的CPLD/FPGA开发与应用
基于VHDL的CPLD/FPGA开发与应用
$25.73
상품 유효 기간
판매 중단
이 상품이 언제 재입고될지는 알 수 없습니다.
제품 설명
제품 세부 정보 전체보기
Content Description
《基于VHDL的CPLD/FPGA开发与应用》以Xinlinx公司和Alter公司的CPLD/FPGA开发环境为基础,对VHDL硬件描述语言、CPLD/FPGA开发应用及相关知识做了系统和完整的介绍,使读者掌握CPLD/FPGA在电路设计中的基本方法及实用技术。全书共分8章。第1章介绍EDA基本概念和CPLD/FPGA开发的基本设计方法;第2章介绍几种PLD器件的典型结构和原理;第3章、第4‘章介绍VHDL语言的基本概念、框架和语法知识;第5章介绍典型的数字电路的VHDL参考设计;第6章介绍可编程器件的开发环境;第7章介绍片上可编程系统SOPC的设计入门;第8章以数据采集系统中控制器的设计为例,详述了VHDL语言在实际工程设计中的应用。《基于VHDL的CPLD/FPGA开发与应用》可作为高等学校电气信息类、电子信息类及其他相近专业本科生和研究生教材,也可作为有关工程技术人员的参考书。同时,也希望对于从事数据采集技术研究的技术人员能有一定的帮助。
Catalogue
第1章 概述
1.1 EDA技术的发展概况
1.2 EDA技术的基本内容
1.3 可编程逻辑器件
1.4 软件开发工具
1.5 硬件描述语言概述
1.6 基于EDA软件的CPLD/FPGA设计流程
1.7 IP核
第2章 可编程逻辑器件
2.1 概述
2.2 简单可编程器件
2.2.1 PLD的基本结构
2.2.2 PLD的表示方法
2.2.3 PROM
2.2.4 PLA
2.2.5 PAL
2.2.6 GAL
2.3 CPLD
2.3.1 CPLD的基本结构与工作原理
2.3.2 常用的CPLD器件
2.4 FPGA
2.4.1 查找表
2.4.2 FPGA的基本结构和工作原理
2.4.3 常用的FPGA器件
2.5 CPLD与FPGA的比较
第3章 硬件描述语言VHDL的基本框架介绍
3.1 概述
3.1.1 硬件描述语言的简介
3.1.2 VHDL与高级语言的联系与区别
3.2 VHDL的基本结构
3.2.1 实体说明
3.2.2 结构体(构造体)
3.2.3 库、程序包及配置
3.3 VHDL语言要素
3.3.1 数据对象
3.3.2 数据类型
3.3.3 基本运算符
3.3.4 属性
3.4 VHDL语言的结构体描述方式
3.4.1 行为描述方式
3.4.2 数据流描述方式
3.4.3 结构化描述方式
第4章 VI-IDL典型语句
4.1 VHDL顺序语句
4.1.1 赋值语句
4.1.2 条件控制语句
4.1.3 循环语句
4.1.4 其他顺序语句
4.2 VHDL并行语句
4.2.1 进程语句
4.2.2 并行信号赋值语句
4.2.3 元件说明与元件例化语句
4.2.4 生成语句
4.2.5 块语句
4.3 子程序
4.3.1 函数
4.3.2 过程
4.4 程序包、配置
4.4.1 程序包
4.4.2 配置
第5章 常用数字逻辑电路与VI-IDL描述方法
5.1 组合逻辑电路的设计
5.1.1 加法器
5.1.2 编码器、译码器
5.1.3 多路选择器、多路分配器
5.1.4 三态门及数据缓冲器
5.2 时序逻辑电路
5.2.1 时钟信号与进程
5.2.2 触发器的描述与置位、复位方式
5.2.3 寄存器
5.2.4 计数器
5.3 有限状态机的设计
5.3.1 状态转换图与有限状态机
5.3.2 Moore型的有限状态机设计
5.3.3 Mealy型的有限状态机设计
5.4 存储器的设计
5.4.1 只读存储器
5.4.2 随机存储器
5.4.3 FIFO(先进先出堆栈)
5.5 仿真方法
5.5.1 测试平台的概念
5.5.2 测试平台的编写
5.6 毛刺及其消除
5.6.1 毛刺及其产生的原因
5.6.2 毛刺的消除
5.7 CAN总线控制器
5.7.1 CAN总线协议
5.7.2 CAN通信控制器的基本框架
5.7.3 CAN通信控制器的具体实现
第6章 可编程器件的开发环境
6.1 QuartusⅡ使用入门
6.1.1 QuartusⅡ软件的用户界面
6.1.2 QuartusⅡ软件的开发流程
6.2 XilinxISE使用入门
6.2.1 XilinxISE软件的用户界面
6.2.2 XilinxISE软件的开发流程
第7章 SOPC设计入门
7.1 SOPC的基本概念
7.1.1 SOPC及其技术
7.1.2 NiosⅡ软核SOPC系统及组件
7.2 SOPC的硬件开发环境及硬件开发
7.2.1 SOPCBuilder简介
7.2.2 SOPC的硬件开发
7.3 SOPC的软件开发环境及软件开发
7.3.1 NiosⅡIDE软件开发环境
7.3.2 NiosⅡ外设及其编程实例
7.4 自定义外设的开发
7.4.1 自定义外设的VHDL描述
7.4.2 封装为SOPCBuilder组件
7.4.3 在Nios系统中添加组件
7.4.4 自定义外设的应用
第8章 数据采集中的控制器设计
8.1 数据采集的基础知识
8.1.1 采集速度与电路结构的关系
8.1.2 A/D分辨率和数据输出格式
8.1.3 信号采样周期
8.1.4 信号处理方式
8.1.5 多通道数据采集
8.1.6 触发方式
8.1.7 负延迟触发
8.1.8 常见的数据采集系统的组织结构
8.2 典型数据采集系统中的控制电路设计
8.2.1 低速多路数据采集系统中控制电路设计
8.2.2 带FIFO缓冲存储的多通道数据采集控制电路设计
8.2.3 流式信号实时处理算法的寄存器组与A/D转换控制电路设计
8.2.4 存储式数据采集系统中负延迟触发的控制电路设计
参考文献
1.1 EDA技术的发展概况
1.2 EDA技术的基本内容
1.3 可编程逻辑器件
1.4 软件开发工具
1.5 硬件描述语言概述
1.6 基于EDA软件的CPLD/FPGA设计流程
1.7 IP核
第2章 可编程逻辑器件
2.1 概述
2.2 简单可编程器件
2.2.1 PLD的基本结构
2.2.2 PLD的表示方法
2.2.3 PROM
2.2.4 PLA
2.2.5 PAL
2.2.6 GAL
2.3 CPLD
2.3.1 CPLD的基本结构与工作原理
2.3.2 常用的CPLD器件
2.4 FPGA
2.4.1 查找表
2.4.2 FPGA的基本结构和工作原理
2.4.3 常用的FPGA器件
2.5 CPLD与FPGA的比较
第3章 硬件描述语言VHDL的基本框架介绍
3.1 概述
3.1.1 硬件描述语言的简介
3.1.2 VHDL与高级语言的联系与区别
3.2 VHDL的基本结构
3.2.1 实体说明
3.2.2 结构体(构造体)
3.2.3 库、程序包及配置
3.3 VHDL语言要素
3.3.1 数据对象
3.3.2 数据类型
3.3.3 基本运算符
3.3.4 属性
3.4 VHDL语言的结构体描述方式
3.4.1 行为描述方式
3.4.2 数据流描述方式
3.4.3 结构化描述方式
第4章 VI-IDL典型语句
4.1 VHDL顺序语句
4.1.1 赋值语句
4.1.2 条件控制语句
4.1.3 循环语句
4.1.4 其他顺序语句
4.2 VHDL并行语句
4.2.1 进程语句
4.2.2 并行信号赋值语句
4.2.3 元件说明与元件例化语句
4.2.4 生成语句
4.2.5 块语句
4.3 子程序
4.3.1 函数
4.3.2 过程
4.4 程序包、配置
4.4.1 程序包
4.4.2 配置
第5章 常用数字逻辑电路与VI-IDL描述方法
5.1 组合逻辑电路的设计
5.1.1 加法器
5.1.2 编码器、译码器
5.1.3 多路选择器、多路分配器
5.1.4 三态门及数据缓冲器
5.2 时序逻辑电路
5.2.1 时钟信号与进程
5.2.2 触发器的描述与置位、复位方式
5.2.3 寄存器
5.2.4 计数器
5.3 有限状态机的设计
5.3.1 状态转换图与有限状态机
5.3.2 Moore型的有限状态机设计
5.3.3 Mealy型的有限状态机设计
5.4 存储器的设计
5.4.1 只读存储器
5.4.2 随机存储器
5.4.3 FIFO(先进先出堆栈)
5.5 仿真方法
5.5.1 测试平台的概念
5.5.2 测试平台的编写
5.6 毛刺及其消除
5.6.1 毛刺及其产生的原因
5.6.2 毛刺的消除
5.7 CAN总线控制器
5.7.1 CAN总线协议
5.7.2 CAN通信控制器的基本框架
5.7.3 CAN通信控制器的具体实现
第6章 可编程器件的开发环境
6.1 QuartusⅡ使用入门
6.1.1 QuartusⅡ软件的用户界面
6.1.2 QuartusⅡ软件的开发流程
6.2 XilinxISE使用入门
6.2.1 XilinxISE软件的用户界面
6.2.2 XilinxISE软件的开发流程
第7章 SOPC设计入门
7.1 SOPC的基本概念
7.1.1 SOPC及其技术
7.1.2 NiosⅡ软核SOPC系统及组件
7.2 SOPC的硬件开发环境及硬件开发
7.2.1 SOPCBuilder简介
7.2.2 SOPC的硬件开发
7.3 SOPC的软件开发环境及软件开发
7.3.1 NiosⅡIDE软件开发环境
7.3.2 NiosⅡ外设及其编程实例
7.4 自定义外设的开发
7.4.1 自定义外设的VHDL描述
7.4.2 封装为SOPCBuilder组件
7.4.3 在Nios系统中添加组件
7.4.4 自定义外设的应用
第8章 数据采集中的控制器设计
8.1 数据采集的基础知识
8.1.1 采集速度与电路结构的关系
8.1.2 A/D分辨率和数据输出格式
8.1.3 信号采样周期
8.1.4 信号处理方式
8.1.5 多通道数据采集
8.1.6 触发方式
8.1.7 负延迟触发
8.1.8 常见的数据采集系统的组织结构
8.2 典型数据采集系统中的控制电路设计
8.2.1 低速多路数据采集系统中控制电路设计
8.2.2 带FIFO缓冲存储的多通道数据采集控制电路设计
8.2.3 流式信号实时处理算法的寄存器组与A/D转换控制电路设计
8.2.4 存储式数据采集系统中负延迟触发的控制电路设计
参考文献
Book Abstract
第2章 可编程逻辑器件
2.4 FPGA
FPGA(Field Programmable Gate Array)即现场可编程门阵列,是大规模可编程逻辑器件除CPLD外的另一类PLD器件。前面提到的CPLD和简单PLD都是基于乘积项的可编程结构,即可编程的与阵列和固定的或项组成,而FPGA使用可编程的查找表(Look Up Table,LUT)结构,用静态随机存储器SRAM构成逻辑函数发生器,它的集成度高于CPLD。
2.4.1 查找表
查找表是现场可编程门阵列的最小逻辑构成单元,其本质上就是一个基于SRAM的逻辑函数发生器。
目前,FPGA中大多使用4输入的LUT,所以每一个LUT可以看成一个有4位地址线的16×1的RAM。当用户通过原理图或HDL语言描述了一个逻辑电路以后,PLD/FPGA开发软件会自动计算逻辑电路的所有可能的结果,并把结果事先写入RAM,
这样每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。
……
2.4 FPGA
FPGA(Field Programmable Gate Array)即现场可编程门阵列,是大规模可编程逻辑器件除CPLD外的另一类PLD器件。前面提到的CPLD和简单PLD都是基于乘积项的可编程结构,即可编程的与阵列和固定的或项组成,而FPGA使用可编程的查找表(Look Up Table,LUT)结构,用静态随机存储器SRAM构成逻辑函数发生器,它的集成度高于CPLD。
2.4.1 查找表
查找表是现场可编程门阵列的最小逻辑构成单元,其本质上就是一个基于SRAM的逻辑函数发生器。
目前,FPGA中大多使用4输入的LUT,所以每一个LUT可以看成一个有4位地址线的16×1的RAM。当用户通过原理图或HDL语言描述了一个逻辑电路以后,PLD/FPGA开发软件会自动计算逻辑电路的所有可能的结果,并把结果事先写入RAM,
这样每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。
……
Introduction
随着可编程逻辑电路和:EDA技术的发展,现代电子设计技术进入一个全新的阶段。可编程逻辑器件已经是电子设计的一个重要技术基础,在逻辑电路设计及嵌入式系统设计方面,以CPLD/FPGA为代表的可编程逻辑器件已经逐步取代了传统的标准器件。传统的基于原理图设计方法已经不再适用于大型逻辑电路的设计,而硬件描述语言在这方面显示出了强大的优势。
VHDL硬件描述语言,以其强大的行为描述能力、灵活的语句表达风格和多层次的仿真测试手段,受到业界的普遍认同和广泛的接受。本书以实用性和可操作性为基点,以掌握基于VHDL的CPLD/FPGA开发能力为目标,通过细致的概念讲解、大量的设计实例,系统地讲述了VHDL硬件描述语言、CLPD/FPGA开发技术和逻辑电路的模块化设计方法。
目前,电子系统的设计已进入可编程片上系统SOPC时代。SOPC集成了硬核或软核CPU、锁相环、存储器、输入/输出接口及可编程逻辑,可以灵活、高效地解决SOC方案,大大缩短设计周期。本书第7章选用Altera公司的QuartusⅡ7.2作为soPc的设计工具,简要介绍soPc设计的流程,通过实例让读者了解soPc的设计方法。
在内容的组织和编写风格上,力求做到结合新颖而详尽的设计实例、深入浅出、信息量大、注重实践和设计技巧。
VHDL硬件描述语言,以其强大的行为描述能力、灵活的语句表达风格和多层次的仿真测试手段,受到业界的普遍认同和广泛的接受。本书以实用性和可操作性为基点,以掌握基于VHDL的CPLD/FPGA开发能力为目标,通过细致的概念讲解、大量的设计实例,系统地讲述了VHDL硬件描述语言、CLPD/FPGA开发技术和逻辑电路的模块化设计方法。
目前,电子系统的设计已进入可编程片上系统SOPC时代。SOPC集成了硬核或软核CPU、锁相环、存储器、输入/输出接口及可编程逻辑,可以灵活、高效地解决SOC方案,大大缩短设计周期。本书第7章选用Altera公司的QuartusⅡ7.2作为soPc的设计工具,简要介绍soPc设计的流程,通过实例让读者了解soPc的设计方法。
在内容的组织和编写风格上,力求做到结合新颖而详尽的设计实例、深入浅出、信息量大、注重实践和设计技巧。
명세서
상표 | Jingdong book |
브랜드 영역 | 중국 |
면책성명
제품 가격, 포장, 사양 등의 정보는 예고 없이 변경될 수 있습니다. 적시에 제품 정보를 업데이트 할 수 있도록 최선을 다하지만, 받은 실제 제품을 참고하시기 바랍니다. 제품을 사용하기 전에 반드시 제품에 동봉된 라벨, 경고 및 설명을 읽어 주십시오.
상세정보 보기
Yami 앱 다운로드
의견 피드백
의견 피드백
주의: 여기는 제안 피드백 전용입니다. 주문, A/S 등의 문의가 필요한 경우 고객센터에 연락 하십시오.
피드백 유형을 선택하세요
이메일*
유효한 이메일을 입력하세요
당신을 위한 추천

-33%

SONG CHAO
3옵션
무화염 아로마 디퓨저 청화백자 향 천연 소이왁스 아로마 힐링 웨스트 레이크 롱징 120ml
5.0
(1)
구독 성공!
귀하의 이메일에 곧 이메일이 도착할 것입니다.
귀하의 이메일 :
리뷰
당신의 체험을 공유하고 더 많은 사용자가 선택할 수 있도록 도와줍니다.
리뷰 작성